• JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
 
  Bookmark and Share
 
 
Tesis Doctoral
DOI
https://doi.org/10.11606/T.3.1988.tde-23052022-110719
Documento
Autor
Nombre completo
João Antonio Martino
Dirección Electrónica
Instituto/Escuela/Facultad
Área de Conocimiento
Fecha de Defensa
Publicación
São Paulo, 1988
Director
Título en portugués
Um processo CMOS de cavidade dupla para comprimento de porta de 2 micrômetros
Palabras clave en portugués
Cavidade dupla
Circuitos integrados
Porta de silício
Tecnologia CMOS
Resumen en portugués
Apresentamos neste trabalho o projeto, implementação e caracterização de um processo CMOS cavidade dupla para fabricação de circuitos integrados digitais de comprimento mínimo de porta de 2 µm. Para atingirmos este objetivo, desenvolvemos uma metodologia de projeto de processo CMOS, uma série de etapas de processo, duas patilhas testes e implementamos várias sequências de fabricação preliminares para a definição do processo. Como resultado obtivemos um processo CMOS de acordo com os critérios de projeto adotados. Entre as suas características principais citamos: tensão de limiar de ± 0,8 V (nMOS e pMOS); tensão de perfuração bipolar de 11 V; tensão de perfuração MOS de -10 V (pMOS, Lpoli 2 µm); tempo de atraso intrínseco por inversor de 1,2 ns (pMOS, Lpoli 3 µm). Verificamos também que apesar da vantagem de velocidade apresentada pela estrutura CMOS cavidade dupla (devido a baixa capacitância da junção p+ / cavidade N), ela apresenta dificuldades para ser utilizada em uma maior escala de integração devido a perfuração MOS entre o dreno do pMOS e a cavidade P.
Título en inglés
A dual cavity CMOS process for two micrometer gate length.
Palabras clave en inglés
CMOS technology
Double well
Polycrystalline silicon gate
Resumen en inglés
We present in this work the design, implementation and characterization of a double-well CMOS process for digital integrated circuit fabrication with minimum gate length of 2 µm. In order to reach this goal, we developed a CMOS process design methodology, a set of process steps, two test chips and we implemented several preliminary runs to define the process. As result we obtained a CMOS process according to the adopted design criteria. Among the main characteristics we have: threshold voltage of ± 0,8 V (nMOS and pMOS); reachthrough voltage of 11 V; punchthrough voltage of 10 V (pMOS, Lpoli 2 µm); intrinsic delay time per inveter of 1,2 ns (pMOS, Lpoli 3 µm). We also verified that in spite of the advantage of speed presented by the double-well CMOS structure (due to the low capacitance of junction p+ /N well), it presents difficulties to be used in a larger scale integration due to punchthrough between pMOS drain and p-well regions.
 
ADVERTENCIA - La consulta de este documento queda condicionada a la aceptación de las siguientes condiciones de uso:
Este documento es únicamente para usos privados enmarcados en actividades de investigación y docencia. No se autoriza su reproducción con finalidades de lucro. Esta reserva de derechos afecta tanto los datos del documento como a sus contenidos. En la utilización o cita de partes del documento es obligado indicar el nombre de la persona autora.
Fecha de Publicación
2022-05-23
 
ADVERTENCIA: Aprenda que son los trabajos derivados haciendo clic aquí.
Todos los derechos de la tesis/disertación pertenecen a los autores
CeTI-SC/STI
Biblioteca Digital de Tesis y Disertaciones de la USP. Copyright © 2001-2024. Todos los derechos reservados.