• JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
 
  Bookmark and Share
 
 
Tese de Doutorado
DOI
https://doi.org/10.11606/T.3.2013.tde-10072014-012728
Documento
Autor
Nome completo
Talitha Nicoletti
E-mail
Unidade da USP
Área do Conhecimento
Data de Defesa
Imprenta
São Paulo, 2013
Orientador
Banca examinadora
Martino, João Antonio (Presidente)
Diniz, José Alexandre
Gimenez, Salvador Pinillos
Rotondaro, Antônio Luís Pacheco
Santos Filho, Sebastião Gomes dos
Título em português
Estudo de transistores UTBOX SOI não auto-alinhados como célula de memória.
Palavras-chave em português
Escalamento do comprimento de cana
Memória de Efeito de Corpo Flutuante
Memória RAM
SOI
Tempo de retenção
Transitor não auto-alinhado
UTBOX
Resumo em português
O objetivo principal deste trabalho é o estudo de transistores UTBOX SOI não auto-alinhados operando como célula de memória de apenas um transistor aproveitando-se do efeito de corpo flutuante (1T-FBRAM single Transistor Floating Body Random Access Memory). A caracterização elétrica dos dispositivos se deu a partir de medidas experimentais estáticas e dinâmicas e ainda, simulações numéricas bidimensionais foram implementadas para confirmar os resultados obtidos. Diferentes métodos de escrita e leitura do dado 1 que também são chamados de métodos de programação do dado 1 são encontrados na literatura, mas com intuito de se melhorar os parâmetros dinâmicos das memórias como o tempo de retenção e a margem de sensibilidade e ainda, permitir um maior escalamento dos dispositivos totalmente depletados, o método de programação utilizado neste trabalho será o BJT (Bipolar Junction Transistor). Uma das maiores preocupações para a aplicação de células 1T-DRAMs nas gerações tecnológicas futuras é o tempo de retenção que diminui juntamente com a redução do comprimento de canal do transistor. Com o intuito de solucionar este problema ou ao menos retardá-lo, é apresentando pela primeira vez um estudo sobre a dependência do tempo de retenção e da margem de sensibilidade em função do comprimento de canal, onde se observou que esses parâmetros dinâmicos podem ser otimizados através da polarização do substrato e mantidos constantes para comprimentos de canal maiores que 50 no caso dos dispositivos não auto-alinhados e 80 nos dispositivos de referência. Entretanto, observou-se também que existe um comprimento de canal mínimo que é dependente do tipo de junção (30 no caso dos dispositivos não auto-alinhados e 50 nos dispositivos de referência) de modo que para comprimentos de canal abaixo desses valores críticos não há mais espaço para otimização dos parâmetros, degradando assim o desempenho da célula de memória. O mecanismo de degradação dos parâmetros dinâmicos de memória foi identificado e atribuído à amplificação da corrente de GIDL (Gate Induced Drain Leakage) pelo transistor bipolar parasitário de base estreita durante a leitura e o tempo de repouso do dado 0. A presença desse efeito foi confirmada através de simulações numéricas bidimensionais dos transistores quando uma alta taxa de geração de portadores surgiu bem próxima das junções de fonte e dreno somente quando o modelo de tunelamento banda-a-banda (bbt.kane) foi considerado. Comparando o comportamento dos dispositivos não auto-alinhados com os dispositivos de referência tanto nos principais parâmetros elétricos (tensão de limiar, inclinação de sublimiar, ganho intrínseco de tensão) como em aplicações de memória (tempo de retenção, margem de sensibilidade, janela de leitura), constatou-se que a estrutura não auto-alinhada apresenta melhor desempenho, uma vez que alcança maior velocidade de chaveamento devido a menor inclinação de sublimiar; menor influência das linhas de campo elétrico nas cargas do canal, menor variação da tensão de limiar, até mesmo com a variação da temperatura. Além disso, constatou-se que os dispositivos não auto-alinhados são mais escaláveis do que os dispositivos de referência, pois são menos susceptíveis à corrente de GIDL, apresentando menor campo elétrico e taxa de geração próximos das junções de fonte e dreno que os dispositivos de referência, alcançando então um tempo de retenção de aproximadamente 6 e margem de sensibilidade de aproximadamente 71 A/m. Segundo as especificações da International Technology Roadmap for Semicondutor de 2011, o valor do tempo de retenção para as memórias DRAM convencionais existentes no mercado de semicondutores é de aproximadamente 64. Com o intuito de aumentar o tempo de retenção das 1T-DRAMs a valores próximos à 64 recomenda-se então o uso da tecnologia não auto-alinhada e também a substituição do silício por materiais com maior banda proibida (band-gap), como exemplo o arseneto de gálio e o silício-carbono, dificultando assim o tunelamento dos elétrons e, consequentemente, diminuindo o GIDL.
Título em inglês
Study of the extensionless UTBOX SOI transistors as memory cell.
Palavras-chave em inglês
Channel length scaling
Extensionless transistor
Floating- Body RAM cell
RAM memory
Retention time
SOI
UTBOX
Resumo em inglês
The main topic of this work is the study of extensionless UTBOX SOI transistors, also called underlapped devices, applied as a single transistor floating body RAM (1T-FBRAM single transistor floating body access memory). The electrical characterization of the devices was performed through static and dynamic experimental data and two dimensional simulations were implemented to confirm the obtained results. In the literature, different methods to write and read the data 1 can be found but in order to improve the dynamic parameters of the memories, as retention time and sense margin and still allows the scaling of fully depleted devices, the BJT (Bipolar Junction Transistor) method is used in this work. One of the biggest issues to meet the specifications for future generations of 1T-DRAM cells is the retention time that scales together with the channel length. In order to overcome this issue or at least slow it down, in this work, we present for the first time, a study about the retention time and sense margin dependence of the channel length where it was possible to observe that these dynamic parameters can be optimized through the back gate bias and kept constant for channel lengths higher than 50 nm for extensionless devices and 80 nm for standard ones. However, it was also observed that there is a minimal channel length which depends of the source/drain junctions, i.e. 30 nm for extensionless and 50 nm for standard devices in the sense that for shorter channel lengths than these ones, there is no room for optimization degrading the performance of the memory cell. The mechanism behind the dynamic parameters degradation was identified and attributed to the GIDL current amplification by the lateral bipolar transistor with narrow base. Simulations confirmed this effect where higher generation rates near the junctions were presented only when the band-toband- tunneling adjustment was considered (bbt.kane model). Comparing the performance of standard and extensionless devices in both digital and analog electrical parameters and also in memory applications, it was found that extensionless devices present better performance since they reach faster switching which means lower subthreshold slope; less influence of the electrical field in the channel charges; less variation of the threshold voltage even increasing the temperature. Furthermore, it was seen that the gate length can be further scaled using underlap junctions since these devices are less susceptible to the GIDL current, presenting less electric field and generation rate near the source/drain junctions and reach a retention time of around 4 ms and sense margin of 71A/m. According to the International Technology Roadmap for Semiconductor of 2011, the retention time for the existing DRAM is around 64 ms. In order to increase the retention time of the 1T-DRAMs to values close to 64 ms it is recommended the use of extensionless devices and also the substitution of silicon by materials with higher band gap, i.e., gallium arsenide and siliconcarbon, which makes difficult the electron tunneling therefore, decreasing the GIDL.
 
AVISO - A consulta a este documento fica condicionada na aceitação das seguintes condições de uso:
Este trabalho é somente para uso privado de atividades de pesquisa e ensino. Não é autorizada sua reprodução para quaisquer fins lucrativos. Esta reserva de direitos abrange a todos os dados do documento bem como seu conteúdo. Na utilização ou citação de partes do documento é obrigatório mencionar nome da pessoa autora do trabalho.
Tese_Talitha.pdf (2.13 Mbytes)
Data de Publicação
2014-07-17
 
AVISO: O material descrito abaixo refere-se a trabalhos decorrentes desta tese ou dissertação. O conteúdo desses trabalhos é de inteira responsabilidade do autor da tese ou dissertação.
  • Nicoletti, Talitha, et al. Advantages of different source/drain engineering on scaled UTBOX FDSOI nMOSFETs at high temperature operation [doi:10.1016/j.sse.2013.09.012]. Solid-State Electronics [online], 2014, vol. 91, p. 53-58.
  • Nicoletti, Talitha, et al. The Dependence of Retention Time on Gate Length in UTBOX FBRAM With Different Source/Drain Junction Engineering [doi:10.1109/led.2012.2196968]. IEEE Electron Device Letters [online], 2012, vol. 33, p. 940-942.
  • dos Santos, Sara D., et al. On the Variability of the Front-/Back-Channel LF Noise in UTBOX SOI nMOSFETs [doi:10.1109/ted.2012.2227749]. IEEE Transactions on Electron Devices [online], 2013, vol. 60, p. 444-450.
  • Sasaki, K. R. A., et al. Improved Retention Times in UTBOX nMOSFETs for 1T-DRAM Applications. Solid-State Electronics, 2013.
  • NICOLETTI, T., et al. Experimental and Simulation of 1T-DRAM Trend with the Gate Length on UTBOX Devices. In EUROSOI 2013 - IX Workshop of the Thematic Network on Silicon On Insulator Technology, Devices and Circuits, Paris, França, 2013. EUROSOI 2013 - Conference Proceedings., 2013.
  • NICOLETTI, T., et al. Extension-less UTBOX Devices for Analog Applications. In VII Workshop on Semiconductors and Micro & Nano Technology - SEMINATEC 2012, São Bernardo do Campo, 2012. Proceedings of the VII Workshop on Semiconductors and Micro & Nano Technology.São Bernardo do Campo : Centro Universitário da FEI, 2012.
  • NICOLETTI, T., et al. Gate Length Influence on the Retention Time and in the Read Memory Window. In SEMINATEC 2013 - VIII Workshop on Semiconductors and Micro & Nano Technology, Campinas, 2013. Proceedings of SEMINATEC 2013 - VIII Workshop on Semiconductors and Micro & Nano Technology., 2013.
  • NICOLETTI, T., et al. Generation Rate Analysis of Different S/D Junction Engineering in Scaled UTBOX 1T-DRAM. In 223th ECS Meeting - Advanced Semiconductor-On-Insulator Technology and Related Physics 16, Toronto, Canadá, 2013. ECS Transactions.Pennington, NJ, EUA : The Electrochemical Society, 2013.
  • NICOLETTI, T., et al. Temperature Activation of UTBOX SOI Device Characteristics with Different Source-Drain Engineering. In EUROSOI 2012 VIII Workshop of the Thematic Network on Silicon On Insulator Technology, Devices and Circuits, Montpellie, Françe, 2012. EUROSOI 2012 - Conference Proceedings., 2012.
  • NICOLETTI, T., et al. The impact of gate length scaling on UTBOX FDSOI devices: The digital/analog performance of extension-less structures [doi:10.1109/ULIS.2012.6193372]. In 2012 13th International Conference on Ultimate Integration on Silicon (ULIS), Grenoble. 2012 13th International Conference on Ultimate Integration on Silicon (ULIS). : IEEE, 2012.
  • Nicoletti, Talitha, et al. Gate Length Impact on UTBOX FBRAM Devices. In IEEE International SOI Conference, Napa, California, USA, 2012. IEEE International SOI Conference Proceedings., 2012.
  • Nicoletti, Talitha, et al. The Activation Energy Dependence on the Electric Field in UTBOX SOI FBRAM Devices. In IEEE SOI-3D-Subthreshold Microelectronics Technology Unified Conference S3S, Monterey, California, 2013. Proceedings of IEEE S3S. : IEEE, 2013.
  • ALMEIDA, L. M., et al. Comparison between low and high read bias in FB-RAM on UTBOX FDSOI devices [doi:10.1109/ULIS.2012.6193357]. In 2012 13th International Conference on Ultimate Integration on Silicon (ULIS), Grenoble, 2012. 2012 13th International Conference on Ultimate Integration on Silicon (ULIS). : IEEE, 2012.
  • CLAEYS, C, et al. Potential and Limitations of UTBB SOI for Advanced CMOS Technologies. In 28th Symposium on Microelectronics Technology and Devices - SBMicro 2013, Curitiba, 2013. Proceedings of SBMicro 2013. : IEEE, 2013.
  • NICOLETTI, T., et al. Rotated SOI MuGFETs at High Temperatures. In EUROSOI 2011 VII Workshop of the Thematic Network on Silicon On Insulator Technology, Devices and Circuits, Granada, Spain, 2011. EUROSOI 2011 - Conference Proceedings., 2011.
  • SANTOS, S. D., et al. Impact of Disturb on Retention Time in Single FBRAM Cells. In 223th ECS Meeting - Advanced Semiconductor-On-Insulator Technology and Related Physics 16, Toronto, Canadá, 2013. ECS Transactions.Pennington, NJ, EUA : The Electrochemical Society, 2013.
  • SANTOS, S. D., et al. Study of the Main Digital and Analog Parameters of Underlapped MuGFETs. In EUROSOI 2012 VIII Workshop of the Thematic Network on Silicon On Insulator Technology, Devices and Circuits, Montpellie, Françe, 2012. EUROSOI 2012 - Conference Proceedings., 2012.
  • SANTOS, S. D., NICOLETTI, T., and Martino, J.A. Analog Performance of Gate-Source/Drain Underlap Triple-Gate SOI nMOSFET. In 26th Symposium on Microelectronics Technology and Devices, João Pessoa, 2011. Microelectronics Technology and Devices SBMicro2011.Pennington, NJ, EUA : The Electrochemical Society, 2011.
  • Santos, Sara D., et al. Spacer Length and Tilt Implantation Influence on Scaled UTBOX FD MOSFETs. In Microelectronics Technology and Devices SBMicro 2012, Brasília, 2012. ECS Transactions.Pennington, NJ, USA : The Electrochemical Society, 2012.
Todos os direitos da tese/dissertação são de seus autores
CeTI-SC/STI
Biblioteca Digital de Teses e Dissertações da USP. Copyright © 2001-2024. Todos os direitos reservados.