• JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
  • JoomlaWorks Simple Image Rotator
 
  Bookmark and Share
 
 
Mémoire de Maîtrise
DOI
https://doi.org/10.11606/D.3.2011.tde-11042011-141428
Document
Auteur
Nom complet
Diego Paolo Ferruzzo Correa
Adresse Mail
Unité de l'USP
Domain de Connaissance
Date de Soutenance
Editeur
São Paulo, 2011
Directeur
Jury
Piqueira, José Roberto Castilho (Président)
Cruz, José Jaime da
Tôrres, Leonardo Antônio Borges
Titre en portugais
Malha síncrona digital "Tanlock" com estimação de frequência e ganho adaptativo para convergência rápida.
Mots-clés en portugais
Dinâmica não-linear
Malha Digital "Tanlock"
PLL adaptativo
PLL digital
Teoremas de ponto fixo
Resumé en portugais
Nas últimas três décadas os phase locked loops (PLLs) totalmente digitais têm recebido muita atenção devido, principalmente, às vantagens que eles oferecem em comparação aos PLLs analógicos. Essas vantagens incluem melhor desempenho, maior velocidade e confiabilidade, tamanho reduzido e menor custo. Os PLLs também são amplamente utilizados em sistemas de comunicações e em outras aplicações digitais. A presente dissertação é uma contribuição no campo dos PLLs digitais adaptativos e otimizados para a sua implementação em hardware. É feito uma análise de suas características dinâmicas e proposta uma nova estrutura de PLL digital capaz de melhorar a resposta da malha em termos de tempo de aquisição e largura de banda. A Malha Síncrona Digital "Tanlock" com Estimação de Frequência e Ganho Adaptativo para Convergência Rápida, como é chamada, foi desenvolvida a partir da malha digital "Tanlock", utilizando-se teoremas de ponto fixo e mapas contrativos para determinar as condições de ganho que garantam convergência rápida e melhor utilização da largura de banda. Resultados das simulações são comparados com os obtidos teoricamente para avaliar o desempenho da malha proposta.
Titre en anglais
Adaptive gain time delay Tanlock loop with frequency estimation and fast convergence.
Mots-clés en anglais
Adaptive PLL
Digital PLL
Digital Tanlock loop
Fixed-point theorems
Non-linear dynamic
Resumé en anglais
In the last three decades, fully-digital Phase-Locked-Loops (PLLs) systems have received a lot of attention due to its advantages in comparison with analog PLLs. These advantages include improved transient response, reliability and also reduced size and cost. The PLLs are widely used in communications systems and many other digital applications. This dissertation is a contribution to the field of digital adaptive PLLs optimized to hardware implementation. Here, a new PLL structure is presented; the Frequency Sensing Adaptive TDTL is an improvement to the classic Time-Delay Tanlock structure, alowing fast convergence to the synchronous states, using fixed-point theorems and contractive maps to determine the gain conditions which ensure the rapid convergence and also providing wider bandwidth. The results of simulations are compared with those obtained theoretically in order to assess the loop performance.
 
AVERTISSEMENT - Regarde ce document est soumise à votre acceptation des conditions d'utilisation suivantes:
Ce document est uniquement à des fins privées pour la recherche et l'enseignement. Reproduction à des fins commerciales est interdite. Cette droits couvrent l'ensemble des données sur ce document ainsi que son contenu. Toute utilisation ou de copie de ce document, en totalité ou en partie, doit inclure le nom de l'auteur.
defensaMestrado.pdf (2.37 Mbytes)
Date de Publication
2011-06-29
 
AVERTISSEMENT: Le matériau se réfère à des documents provenant de cette thèse ou mémoire. Le contenu de ces documents est la responsabilité de l'auteur de la thèse ou mémoire.
  • CORREA, D., BUENO, A. M., e PIQUEIRA, J. R. C. Estimacao de frequência usando sensores de erro com atrasos adaptativos [doi:10.1590/S0103-17592011000400006]. Controle & Automação [online], 2011, vol. 22/4, p. 390-397.
  • BUENO, A. M., et al. Robust Fully-Connected PLL Network. In 17th International Conference on Systems, Signals and Image Processing, Rio de Janeiro, 2010. IWSSIP 2010 - Proceedings.Rio de Janeiro : Editora da Universidade Federal Fluminense, 2010.
Tous droits de la thèse/dissertation appartiennent aux auteurs
CeTI-SC/STI
Bibliothèque Numérique de Thèses et Mémoires de l'USP. Copyright © 2001-2024. Tous droits réservés.